LVDS測試,LVDS接口信號完整性測試,接口一致性,高速電路穩定性測試
差分接收器是一款高阻抗芯片,可以**小至20 mV的差分信號,將這些信號放大,以至達到標準邏輯電位。由于差分信號具有1. 2 V的典型驅動(dòng)器補償電壓,而接收器可以接受由接地至2. 4 V的輸入電壓,可以高達±1 V來(lái)自傳輸線(xiàn)路的共模噪聲。
由于邏輯狀態(tài)之間只有300 mV 的電壓差別,電壓變化**快, 但轉換速率不會(huì )加快。
又由于轉變速度減慢,使得輻射場(chǎng)的強度也大幅減弱。同樣,傳輸路線(xiàn)阻抗不連續性的反射也不會(huì )成為大問(wèn)題,有助減低電波輻射量及信號的串擾。
由于LVDS的芯片內輸入端一般含有匹配阻抗,LVDS驅動(dòng)器和LVDS接收器可以用一段連接線(xiàn)直接相連

------------------------------------